王帅,陈国旗.基于CPLD+STM32F1的同步触发装置的设计[J].电工技术,2024(20):149-152 |
基于CPLD+STM32F1的同步触发装置的设计 |
|
|
DOI:10.19768/j.cnki.dgjs.2024.20.040 |
中文关键词: CPLD STM32 同步触发 单片机 |
英文关键词: |
基金项目: |
|
摘要点击次数: 44 |
全文下载次数: 0 |
中文摘要: |
外场测试中设备位于不同的3个位置且距离较远,基于实测中异地联调设备同步触发的需求,设计了同步触发装置。上位机通过USB数据线实现对同步触发装置的控制。选择CPLD(可编程逻辑器件)+STM32F1作为控制芯片,以和芯星通UM220 III L双模高性能授时模块作为时间同步的基准,并使用合适的高精度晶振作为内部时钟源,保证高精度的触发控制。介绍了同步触发装置的软硬件设计,装置小巧、便捷、精准。同步触发装置通过USB口接收上位机指令,STM32F1处理指令并进行相应动作,CPLD具有强大的逻辑和时序功能,可以在系统编程,调试方便,完成预定波形的输出。在线仿真结果显示同步触发装置的精度在毫秒级,且具有较强的同步性。 |
英文摘要: |
|
查看全文 查看/发表评论 下载PDF阅读器 |