张淑琳.基于运算放大器的低噪声放大电路设计与优化[J].电工技术,2024(S2):112-114 |
基于运算放大器的低噪声放大电路设计与优化 |
|
|
DOI:10.19768/j.cnki.dgjs.2024.S2.039 |
中文关键词: 运算放大器 低噪声设计 差动放大电路 噪声模型 |
英文关键词: |
基金项目: |
|
摘要点击次数: 20 |
全文下载次数: 0 |
中文摘要: |
深入探讨了高增益运算放大电路的噪声分析方法,并提出了有效的低噪声设计策略。通过构建噪声模型,分析了级联运算放大器中噪声电压的传播特性,指出初级运算放大器的噪声对整体性能影响显著。为降低噪声,提出了采用差动放大电路的设计思路,通过抑制共模信号并放大差模信号,有效降低输出噪声电压。还强调了在器件选择和电路设计中考虑噪声电压的重要性,以实现高增益运算放大电路的低噪声性能。 |
英文摘要: |
|
查看全文 查看/发表评论 下载PDF阅读器 |
|
|
|